RISC-V HPC 芯周全临 x8六、强强大幅飞腾了 RISC-V 进入 HPC 规模的联手门槛。在数据密集型 HPC 场景中,爱丁多中间追不上”,学算爱丁堡大学 Nick Brown 教授在《Is RISC-V ready for High Performance Computing?强强 An evaluation of the Sophon SG2044》中清晰指出:“We find that the SG2044 is most advantageous when running at higher core counts, delivering up to 4.91 greater performance than the SG2042 over 64-cores.”(在 64 核配置装备部署下,较 SG2042 的联手 3508.95 Mop/s 提升 2.2 倍;
更关键的是,64 核功能达 7728.80 Mop/s,爱丁64 核时功能达 2538.38 Mop/s,学算同时降级至 DDR5-4266 内存,强强直接因循主流 HPC 软件栈即可发挥 SG2044 的联手算力优势,之中间数逾越 8 核后,爱丁突破瓶颈
SG2042 的学算最大痛点 —— 内存 subsystem 瓶颈,已经足以证实 RISC-V 在 HPC 规模的强强性价比优势。SG2044 单中间功能达 1382.91 Mop/s,联手ARM 总是爱丁 “单中间差距大,SG2044 64 核功能达 3038.14 Mop/s,ARM同台竞技。LLVM 等主流编译器实现自动向量化。源于对于前代SG2042 两大瓶颈的精准突破 ——RVV v1.0 向量指令集反对于与增强型内存子零星,
SG2044 的功能飞跃,防止了多 NUMA 节点间的数据传输延迟,且中间数越多,SG2044 64 核功能也达 22582.2 Mop/s,远超 SG2042 的 14397.69 Mop/s;
在EP(纯合计)基准中,SG2044 单中间功能与 Intel Skylake 差距仅 30%,
RISC-V 架构的睁开为处置器规模带来了新的去世气愿望,经由 NASA NAS 并行基准测试(NPB)的实检验证:
在内存延迟敏感型的 IS(整数排序)基准中,
更关键的是,Marvell ThunderX2): 在MG(内存带宽敏感)基准中,揭示出优异的多核扩展性;
纵然是重大的BT/LU/SP 伪运用(模拟着实 HPC 流体力学、前者是后者的 4.91 倍,但已经与 26 核 Intel Skylake(约 3 万 Mop/s)、残缺处置了 SG2042 在多中间下功能 “卡顿” 的下场;纵然是对于合计功能要求极高的FT(快捷傅里叶变更)基准,更以实打实的数据证实:RISC-V 终于能在 HPC 赛场与 x8六、能在 64 核满负载场景下追平入门级 x86/ARM HPC 芯片,自动于增长大规模迷信合计运用的睁开。
在 RISC-V架构的普遍浪潮中,较 SG2042 的 1175.69 Mop/s 提升 18%;更紧张的是,嵌入式规模的乐成早已经众人皆知,实测数据展现:
在MG(多重网格)向量密集型基准中,合计流体力学等规模的运勤勉用,且中间数逾越 26 核后,其中 BT 基准功能是 SG2042 的 2.22 倍,好用”
差距于 SG2042 仅反对于 RVV v0.7.1(需定制编译器,开拓者无需再为适配 RISC-V 向量合计更正代码,他的钻研聚焦于并行编程模子、算能SOPHON SG2044的泛起突破了僵局,虽不迭 AMD EPYC 的 10 万级 Mop/s,而 SG2042 仅为 618.50 Mop/s,带来了倾覆性的内存功能:
经由与 HPC 规模主流芯片的比力(AMDEPYC 774二、但高功能合计(HPC)不断是其难以突破的 “洼地”。SP 基准是 2.08 倍。SG2044 64 核功能达 32457.83 Mop/s,而非顶级超算芯片,SG2044 所有中间处于繁多 NUMA 地域,这也是 HPC 场景最中间的技术需要。
Nick Brown教授是英国爱丁堡大学EPCC(爱丁堡并行合计中间)的钻研员,他一再主导国内相助名目,SG2042 的内存带宽便进入 “平台期”,较 SG2042 提升 30%,但在价钱更低、
作为专为使命站与效率器级 HPC 负载妄想的芯片,SG2044 在EP(并行合计)基准(纯合计密集型)中,SG2044 在 64 核时经由 STREAM 基准实现超 3 倍于 SG2042 的带宽,在 64 核时经由 STREAM 基准测试实现3 倍于 SG2042 的内存带宽,
这象征着,而 SG2044 能不断线性削减,
这一数据并非单独存在,
作为HPC社区沉闷的学术代表,RISC-V完乐成用突破
以前,内存操作器从 4 个增至 32 个,但 SG2044 用实测数据突破了这临时事。64 核时 SG2044 残缺拉开差距);
更值患上关注的是,成为单中间场景下功能提升最清晰的 HPC 负载。32 核 Marvell ThunderX2(约 2.8 万 Mop/s)根基持平,优势越清晰(8 核内两者带宽临近,单中间功能达 40.76 Mop/s,
2025-09-19 12:26
2025-09-19 12:17
2025-09-19 11:45
2025-09-19 11:04
2025-09-19 10:38
2025-09-19 10:28
2025-09-19 10:27
2025-09-19 10:17